关于verilog中,寄存器赋值出现不纯净的跳变

当时钟上升沿到达的时候,给寄存器进行赋值,发现赋值的过程中不是纯净的跳变,而是会有很粗的一个过程,想请问一下这个是因为什么?

assign语句后的赋值会生成组合逻辑,也就是从b到a会生成一条导线,将他们连接,b的值如果改变,a的值同时也会改变;

a<=b这种赋值方式为“非阻塞赋值”,这种方式是等所在的begin....end块执行完毕后,才会把b的值赋给a,在这之前,a的值仍然保持原值。例如:

假设a中的值为十进制数10,b为15,c为20;

begin
b=a;//b的值立即改变,现在b的值为10
c=b;//c的值立即改变,现在c的值为10
end

但是,以下例子又不同:

假设a中的值为十进制数10,b为15,c为20
begin
b<=a;//b的值不立即改变,现在b的值仍为15
c<=b;//c的值不立即改变,现在c的值仍为20
end

begin块结束后,b被赋给a的值,b为10,c被赋给b的值,c为15。

发现了吗?实际上阻塞赋值生成了一个移位寄存器。追问

那出现这样不纯净的跳变是因为什么啊

谢谢

温馨提示:答案为网友推荐,仅供参考
相似回答