99问答网
所有问题
verilog里面有4种逻辑状态0、1、z、x,分别对应低高电平高阻态、不确定状态;请问什么情况下会出现x状态
x状态用什么用;
如果你说输入有x,输出会产生x;那我感觉你就像回答我先有蛋后有鸡一样,没有回答到关键地方
谢谢回答
举报该问题
推荐答案 推荐于2017-11-26
x是不定 就是不确定 一般在simulation的时候出现了x 你就应该去注意下 当然在reset之前的ff一般都是x 实际电路里是没有x的
温馨提示:答案为网友推荐,仅供参考
当前网址:
http://99.wendadaohang.com/zd/BjXttOWBO.html
相似回答
FPGA的Veilog HDL语法、框架总结
答:
一、基础知识 逻辑值:
逻辑0
:表示
低电平,对应
GND。
逻辑1
:表示
高电平,对应
VCC。
逻辑X
:表示未知状态。
逻辑Z
:表示
高阻态
。进制格式:
Verilog
中常用二进制、十进制、十六进制表示数字,如4b0101表示4位二进制,4’d2表示4位十进制,4’ha表示4位十六进制。二进制可转换...
FPGA的Veilog HDL语法、框架总结
答:
1、逻辑值:逻辑0表示低电平,对应GND;逻辑1表示高电平,对应VCC;逻辑X表示未知状态;逻辑Z表示高阻态
。2、进制格式:Verilog中常用二进制、十进制、十六进制表示数字。例如:4b0101表示4位二进制,4'd2表示4位十进制,4ha表示4位十六进制。二进制转换十六进制如:16'b1001 1010 1010 1001=16'h9...
verilog
中的inout端口与三态门、
高阻态
的使用
答:
高阻态在电路中表现为既不为
高电平
也不为
低电平
的
状态,
对后级电路没有影响。它在电子学中表示电路节点具有相对较高的阻抗,使用字母z表示。在
Verilog
HDL和VHDL等硬件描述语言中
,高阻态
表示电路的一种输出状态。三态门具备高电平、低电平与高阻态三种状态。它在逻辑门的输出基础上,增加了
高阻态状
...
verilog
中的inout端口与三态门、
高阻态
的使用
答:
高阻态在电路中表示一种输出
状态,
既不为
高电平
也不为
低电平
。此状态对后续电路无任何影响,如同未接入电路。高阻态的作用在于避免对后级电路造成干扰。在电子学中
,高阻态
表示电路中的某节点相对于其他节点具有较高的阻抗。在硬件描述语言中,高阻态通常以字母z表示。当一个器件能提供高电平、低电平...
Verilog
语法速成(二)
答:
Verilog
语法速成主要包括以下内容:1. 常量 整数型常量:包括八进制、二进制、十进制和十六进制格式,可添加下划线增强可读性。二进制中,x和z代表相应位的
逻辑状态
。默认整数位宽为机器字长,高位处理根据位宽与实际位数的关系而定。 实数型常量:用十进制或科学记数法表示。 字符串型常量:用于显示信息...
三态门简介
答:
三态门,一种重要的总线接口电路,具备三种输出状态:正常的“0”状态、正常的“1”状态和高阻抗状态。高阻抗状态时,其输出相当于断开状态,没有逻辑控制功能。输出
逻辑状态
的控制通过输入引脚实现,G为
低电平
时输出“0”或“1”,G为
高电平
时给出
高阻态
输出。三态门具有一个EN控制使能端,控制门电路...
计算机中三态缓冲器有
什么
作用?
答:
在电子学中
,高阻态
通常用字母z表示。在硬件描述语言如
Verilog
HDL和VHDL中,这种状态也有其对应的表示方式。三态缓冲器是一种特殊的逻辑门,其输出状态除了
高电平
和
低电平
外,还包含第三种状态——高阻态。在三态门中
,有一
个控制使能端,称为EN,用来控制门电路的通断。在总线连接中,总线只允许同时...
反偏最小电流和电压的关系
答:
4)对于一个逻辑函数,其任意两个不同的最小项的与,结果为0 5)对于一个逻辑函数,其任意两个不同的最大项的或,结果为1 6)卡诺图化简中,若编码方式为8421BCD码,则图中10、11、12、13、14、15成为无关项(对应格子中填入X) 7)一个逻辑函数可能有几种最简式,但其两种标准形式(与或式、或与式)均具有唯一...
verilog
HDL描述
四
选
一
数据选择器里的input[
1
:
0
] sel是
什么
意思?
答:
sel就是说输入信号sel是2位的意思
,分别
是sel[1], sel[0]2)2'b00就是表示2个二进制位,1‘b0就是一个二进制位。b表示binary二进制,前面的数字代表位数 3)表示默认2位的输出值为高阻态。具体到
高阻态,
是一个常见的输出
状态,
你可以理解为高,不过真正应用的时候还是需要搞清楚它的含义。
大家正在搜
verilog四种逻辑状态
由逻辑式怎么列出逻辑状态表
verilog时序逻辑和组合逻辑
verilog种逻辑运算符
verilog组合逻辑
verilog逻辑与
verilog逻辑或
verilog组合逻辑赋值
verilog组合逻辑设计
相关问题
判断门电路的输出状态(高电平、低电平、高阻态)并说明原因?
简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平...
高阻态 高电平的区别疑问。
说明下图中各门电路的输出是什么状态(高电平、低电平或高阻态)...
简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平...
verilog有4种逻辑状态0、1、z、x对应低、高电平、高...
高阻态到底是什么意思?
单片机的IO口有“0”、“1”两种输出状态,还有一种是“高阻...