JK触发器和D触发器在实现正常逻辑功能时,Rd和Sd应处于什么状态?

如题所述

如果是低电平有效就置1,高电平有效就置0,可以利用这两个端来进行联片。

当符号上有非号时,信号是低电平有效,没有非号时,是高电平有效。使用时,总是使得触发器置位端无效。触发器才能正常使用。可以用别的信号加在这两个端上来控制触发器。计数器中联级就是这个方法。

JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。

扩展资料:

SD和RD接至基本RS触发器的输入端,它们分别是预置和清零端,低电平有效。当SD=1且RD=0时(SD的非为0,RD的非为1,即在两个控制端口分别从外部输入的电平值,原因是低电平有效),不论输入端D为何种状态,都会使Q=0,Q非=1,即触发器置0。

当SD=0且RD=1(SD的非为1,RD的非为0)时,Q=1,Q非=0,触发器置1,SD和RD通常又称为直接置1和置0端。我们设它们均已加入了高电平,不影响电路的工作。

输入信号在负跳变触发沿来到后就不必保持,原因在于即使原来的J、K信号变化,还要经一级与非门的延迟才能传输到G3和G4的输出端。

在此之前,触发器已由G12、G13、G22、G23的输出状态和触发器原先的状态决定翻转。所以这种触发器要求输入信号的维持时间极短,从而具有很高的抗干扰能力,且因缩短tCPH 可提高工作速度。

参考资料来源:百度百科--JK触发器

参考资料来源:百度百科--D触发器

温馨提示:答案为网友推荐,仅供参考
第1个回答  2011-05-05
RD 和 SD应该是同步置位,异步清零。看你用的是TTL的还是CMOS得吧,如果有圆圈就处于高电平,没有的话就处于低电平。反正两种状态,不放心的话可以试试。看实验效果本回答被提问者采纳
第2个回答  2012-05-15
都置为1
相似回答