99问答网
所有问题
设一个32位微处理器配有16位的外部数据总线,时钟频率为50MHz,若总线传输的最短周期为4个时钟周期,试问
如题所述
举报该问题
推荐答案 2020-04-18
解题:1,容易知道一个
时钟周期
为1/50μs,4个时钟周期为4/50μs;2数据总线宽度为16位,也就是说CPU一次处理数据位数位16位,亦为16/8=2B字节;3,所以CPU
花了4/50μs的时间处理了一次2B字节的数据,请问1s中能处理多少个字节(即总线数据传输率)=2/(4/50)=25MBps。明白了吧????
温馨提示:答案为网友推荐,仅供参考
当前网址:
http://99.wendadaohang.com/zd/XWOBjjt77BjjeBtzvB.html
相似回答
第八章习题答案
答:
回答:3.假设一个同步总线的
时钟频率为50MHz,总线
宽度为
32位,
每个时钟周期传送
一个数据,
则该
总线的最
大
数据传输
率(即总线带宽)为多少?若要将该总线的带宽提高一倍,可以有哪几种方案?参考答案:最大数据传输率为:4B×50M/1=20MB/s方案一:将时钟频率提高一倍;方案二:将总线宽度提高一倍。4.VAXSBI总线...
计算最大
数据传输
率的问题
答:
一个32位微处理器,他有16位外部数据总线
,由8MHZ输入时钟驱动.假设这个微处理器能够维持的
总线周期
的最小持续时间=4个时钟周期
一个32位的微处理器,
它
有16位外部数据总线,总线的时钟频率
是40
MHz
...
答:
40M/4*16 bit/s
在
一个32位的总线
系统中
,总线的时钟频率为
66
MHz,
假设
总线最短传输
周期为...
答:
解:
总线传输
周期=4*1/66M秒
总线的最
大
数据传输
率=32/(4/66M)=528Mbps=66MBps 若想提高数据传输率,可以提高
总线时钟频
zhi率、增大总线宽度或者dao减少总线传输周期包含的时钟周期个数。例如:一个时钟周期为1/66
MHz
总线的传输周期位4×1/66MHz 由于总线的宽度位
32位
=4B 所以总线的传输速率位...
如果一台微机的cpu的
时钟频率
是
50MHz,
该cpu的
一个总线
周期含有4个时 ...
答:
简单说总线周期就是CPU进行一次读或写操作时所占用的
总线的
时间。CPU的基本总线周期由4个时钟周期组成,分别是T1,T2,T3,T4。若CPU的主
时钟频率为
10
MHz,
则一个时钟周期为:T=1/f=1/10MHz=10μs
,一个
基本总线周期为40μs。
在32位系统中
,若时钟频率为
500
MHz,
传送
一个32位
字需要5个时钟周期...
答:
不知道是不是这样:由时针频率可以知道同期=1/(500*1000000)=2*10的-9次方。现在1个字节需5个周期:1/(5*2*10的-9次方)=10的8次方 字节/秒 所以:是100MB/S。
16位的数据总线
系统中
,时钟频率
位100
MHZ,总线数据
周期为5
个
时钟周期...
答:
时钟频率为
100
MHz,
所以5个时钟周期=5×100μs=0.05μs
数据传输
率=16bit/0.05μs=40×10的6次方 字节/秒
关于电脑发展的一些问题(20分)
答:
8086和8088在芯片内部均采用
16位数据传输,
所以都称为
16位微处理器,
但8086每周期能传送或接收
16位数据,
而8088每周期只采用8位。因为最初的大部分设备和芯片是8
位的,
而8088
的外部
8位数据传送、接收能与这些设备相兼容。8088采用40针的DIP封装,工作
频率为
6.66MHz、7.16MHz或8
MHz,
微处理器集成了大约29000个晶体管。
单片机sp--会发生什么?
答:
随着INTEL i960系列特别是后来的ARM系列的广泛应用
,32位
单片机迅速取代
16位
单片机的高端地位,并且进入主流市场。而传统的8位单片机的性能也得到了飞速提高,处理能力比起80年代提高了数百倍。目前,高端的32位单片机主频已经超过300
MHz,
性能直追90年代中期的专用
处理器,
而普通的型号出厂价格跌落至1美元,最高端的型号也...
大家正在搜
32位微处理器中的32表示的是
32位微处理器中的32指的是
使用16位32位高性能微处理器
英特尔第一个32位微处理器
第一个32位微处理器芯片
设一个具有20位地址和32位字长
微处理器的位数是指
16位微处理器
设某机为32位的16mb主存