8086CPU的一个最基本的总线周期由几个时钟周期组成?在T1状态它向总线发出什么信息?

如题所述

8086的基本总线周期为4个时钟周期,每个时钟周期间隔称为一个T状态
T1 状态:BIU将RAM或I/O地址放在地址/数据复用总线(A/D)上。
T2 状态: 读总线周期:A/D总线为接收数据做准备。改变线路的方向。 写总线周期: A/D总线上形成待写的数据,且保持到总线周期的结束(T4)。
T3, T4:对于读或写总线周期,AD总线上均为数据。
还有插入等待周期Tw: 当RAM或I/O接口速度不够时,T3与 T4 之间可插入等待状态 Tw 。
Ti : 当BIU无访问操作数和取指令的任务时,8086不执行总线操作,总线周期处于空闲状态 Ti 。
懂了吧?
温馨提示:答案为网友推荐,仅供参考
第1个回答  2018-01-01
8086的基本总线周期为4个时钟周期,每个时钟周期间隔称为一个T状态
T1 状态:BIU将RAM或I/O地址放在地址/数据复用总线(A/D)上。
T2 状态: 读总线周期:A/D总线为接收数据做准备。改变线路的方向。 写总线周期: A/D总线上形成待写的数据,且保持到总线周期的结束(T4)。
T3, T4:对于读或写总线周期,AD总线上均为数据。
还有插入等待周期Tw: 当RAM或I/O接口速度不够时,T3与 T4 之间可插入等待状态 Tw 。
Ti : 当BIU无访问操作数和取指令的任务时,8086不执行总线操作,总线周期处于空闲状态 Ti 。
懂了吧?
相似回答