Verilog语言顺序

and #(5) a1(e,a,b);
or #(4) o1(out,e,c);
这个或门是在与门延迟后再计算延迟时间还是和与门同时开始计算延迟时间?
如果是
#5 and a1(e,a,b);
#4or o1(out,e,c);
的话呢?

这是门级结构描述方式,这两个语句应该是同时执行的,延时只是代表这个门的输出延时
温馨提示:答案为网友推荐,仅供参考
第1个回答  2014-09-22
这种问题问还不如自己做看结果追问

这种回答还不如直接说结果

相似回答
大家正在搜