对照153的引脚图,将使能端1S和使能端2用非门连接,做最高位A2;加上原来的A1和A0,构成三位输入端。同时输出端Y2和Y1通过一个或门输出,即可做成8选一数据选择器。
一个数据选择器看作低位输出,也就是输出0~7(共八路),16选1则是由四位输入(例如ABCD)A是最高位,0~7时,A=0,所以应该是低位数据选择器输入,A接使能端(要想芯片正常工作使能端为0)。
另外一个是高位输出的数据选择器,负责输出8~15中的一路,这时A=1,所以A和数据选择器直接要接一个非门,其余的跟低位一样。
扩展资料:
数据选择器(MUX)的逻辑功能是在地址选择信号的控制下,从多路数据中选择一路数据作为输出信号。
四选一数据选择器的原理图。D0、D1、D2、D3是四个数据输入端,Y为输出端,A1、A0是地址输入端。从表中可见,利用指定A1A0的代码,能够从D0、D1、D2、D3这四个输入数据中选出任何一个并送到输出端。因此,用数据选择器可以实现数据的多路分时传送。
参考资料来源:百度百科-数据选择器