99问答网
所有问题
使用4位数值比较器74LS85实现一位8421BCD码检测器
使用4位数值比较器74LS85实现一位8421BCD码检测器,即当输入为8421码时,输出为1,否则输出0,不允许增加任何门电路
举报该问题
其他回答
第1个回答 2013-11-24
不小于10
相似回答
...输入为有效
8421BCD码
时输出为1,否则为0,最好附上连接图
答:
和1001比较,小于等于两输出端经或门输出1,大于输出0即可。
...加器和7485
四位比较器实现
两个
1位8421BCD
十进制
数
的加法电路_百度知 ...
答:
A>B时,I(A>B)=1,加法器283的A数和B数分别是输入A的原码和B的反码,低位进位输入为1,故283的输出为A3A2A1A0+B3'B2'B1'B0'+1,其后两项是B的补码,即结果是S=A-B的补码运算。芯片是数据选择器,G1 G0A的输入值选择D7-D0传输至Y 。如:G1=G0=A=0 ,Y=D0=0 ,Y'=1 。G1...
实验五 组合逻辑电路的设计——加法器、
比较器
答:
提示:
8421BCD码
的余3码为原码加011。(2)请设计一个电路,实现7-5=?的运算功能电路。(3)有X Y Z三路信号输入,请用7485设计一个电路,要求按如下情况输出信号。当7485的输入端输入A>B 时输出X信号;当7485的输入端输入A=B 时输出Y信号;当7485的输入端输入A<B ...
如何应用
74ls85
组成24位数码
比较器
答:
根据
74LS85四位
二进制大小
比较器
原件来看:(发不了图,就这样看,尽力了)Ucc A3 B2 A2 A1 B1 A0 B0 B3 A<BA=BA>B a>ba=ba<b GND (下边的没有分开)A3 B2 A2 A1 B1 A0 B0 B3 A<B A=B A>B是输入端,之后实验都要接逻辑电平,a>b a=b a<b是输出端,要接电平显示...
如何
用4位数值比较器74LS85
组成十位数值比较器?
答:
采用
74LS85
,3片 设9~10位比较器为A、B;设5~8 位比较器为A、B;设1~
4 位比较器
为A、B;则:1)(A=B)*(A‘=B’)*(A"=B“)=1,表示两个10
位数值
相等;2)(A>B)+(A=B)*(A‘>B’)+(A=B)*(A‘=B’)*(A">B“)=1,表示10位数A大于B,否则A小于B;...
怎样
使用74LS85实现数值比较
?
答:
把AGTBOUT 、ALTBOUT 、AEQBOUT和下级的AGTBIN 、ALTBIN 、AEQBIN连接。采用
74LS85
,3片 设9~10位比较器为iA、B;设5~8 位比较器为A‘、B’;设1~
4 位比较器
为A"、B“;则:(A=B)*(A‘=B’)*(A"=B“)=1,表示两个10
位数值
相等;(A>B)+(A=B)*(A‘>B’)+(A...
设计一个代码
检测器
,电路串行输入余3码,当输入非法
数字
是电路输出为0...
答:
1,1,1,0 1,1,1,1 采用串行输入并行输出的移位寄存器,再通过门电路提取相邻3
位数据
,检测符合110的就是。根据余3码的定义可知,余3码是由8421码加3后形成的代码。所以
用4位
二进制并行加法
器实现8421码
到余3码的转换;只需从4位二进制并行加法器的输入端A4、A3、A2和A1输入8421码,而从...
集成
数值比较器74LS85
的工作原理是怎么样的?
答:
电路利用了
1位数值比较器
的输出作为中间结果。它所依据的原理是,如果两位数A1A0和B1B0的高位不相等,则高位比较结果就是两数比较结果,与低位无关。这时,由于中间函数(A1=B1)=0,使与门G1、G2、G3均封锁,而或门都打开,低位比较结果不能影响或门,高位比较结果则从或门直接输出。如果高位相等...
设计一个
比较
电路,当输入的
8421BCD码
大于5是输出为1否则为0
答:
B"0101" => GND; B"0100" => VCC; B"1100" => GND; B"1101" => VCC; B"1111" => GND; B"1110" => VCC;
大家正在搜
74ls85四位数值比较器
数值比较器可以比较数字大小
7485数值比较器
数值比较器74ls85
74x85数值比较器
一位数值比较器仿真
4位数值比较器设计
低位数值比较器
数值比较器74ls00