99问答网
所有问题
用二进制计数器74HC161和门电路构成九进制计数器
如题所述
举报该问题
其他回答
第1个回答 2015-03-12
连接方式:
EP=ET="1",
CLK端-"cp",
D3D2D1D0端-"0111",
RD端-"1",
C端-非门-LD端。
状态图
:0111-1000-1001-1010-1011-1100-1101-1110-1111-0111。
追问
那 Q 端呢?这个是我明天的考试题,麻烦兄台尽早回复啊。定有追加金币
追答
Q是输出端呀,
追问
今天考完啦,感觉良好
。敢问阁下作嘛职业?
追答
闲人⋯
本回答被提问者采纳
相似回答
试用
74LS161的
同步置数功能设计
9进制计数器
答:
9进制计数器
即显示0-8并在时钟脉冲作用下逐一递增计数,达到8后归零。所以初始设定A、B、C、D四个信号应该全部接低电平,代表从0000开始计数。又因为到8就要归零,所以输出端OA、OB、OC、OD的最高位OD应该通过非门与清零输入端LDN相连,即代表计数达到1000时归零并重新开始计数。具体的quartus电路设计与...
如何
使用74LS161和
74LS00设计
九进制计数器
,跪求,详细点,谢谢
答:
用
74LS161和
74LS00设计
九进制计数器
,就利用计数到9(即Q3Q
2
Q1Q0=1001)的状态产生一个复位信号,用Q3Q0的两个高电平经
与非门
74LS00输出复位信号。加到74LS161的MR(或叫CR)端,使计数器回0,实现改制。但9的状态是看不到的,最大数是8。下图就是逻辑图,也是仿真图,你可以不画数码管,...
芯片
74hc161
是不是异步清零
答:
合理应用
计数器
的清零功能和置数功能,一片
74LS161
可以组成
16进制
以下的任意进制分频器。
用
74LS161
完成7
进制的
加法
计数器
(异步清零法)
答:
74HC161和
74LS161都是常用的四位
二进制
可预置的同步加法
计数器
,74HC161是CMOS型,74LS161是TTL型。它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。CLR为异步清零控制端,LOAD为同步置数控制端,ENP,ENT为计数控制端。D , C , B , A 为并行数据输入端。Qd,Qc,Qb...
如何用一个
74LS161
实现7
进制的计算器
?
答:
可以用同步4位
二进制
加法
计数器74LS161
、三输入
与非门
74LS10、4511、共阴七段数码LED显示器来实现七
进制的计数器
。具体实现方法如下:首先要知道74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和保持功能,具有进位输出端,可以串接
计数器使用
。从初始状态开始,七进制...
数字
电路
实验:用一片CT
74HC161和
一片CT74HC390
构成
一个24
进制计数器
,就...
答:
一个24进制数需要5位
2进制数
表示,因此,你把161的进位状态锁存起来代表最高位,然后通过
门电路
将计数到24(11000)时产生复位就是了,进位状态锁存,可以用D触发器(2分频器),也可以用HC390的A路---2分频器
电路构成
。具体电路最好是自己去做;...
如何用
74LS161
来实现7
进制的计数器
?
答:
一、7进制则表示有7个有效状态,如0000,0001,0010,0011,0100,0101,0110(Q3Q
2
Q1Q0)二、要想实现就有两种方法,置零或置数,我用置零法来试试,因为
74LS161
是有异步置零端,所以需要到0111这个状态后再置零,因为0111这个状态时间很短所以不会进入有效状态。三、EP ET两个端接1,LD接1,C为...
怎么用51单片机测峰峰值是17V电压
的
波形的频率呢,当然波形含有负电压...
答:
1、先进行信号调理整形,利用比例放大把幅度缩小到峰峰值5V,经过一个2.5V的加法器,然后进行
与2
.5V基准电压比较(电压比较器),形成方波,再利用两个反相器进行信号整形,使波形更加理想。2、利用
计数器74HC161
之类的进行模16计数,把输出值送单片机计数器(C/T,对外计数模式)。3、将单片机内部计...
...4位同步
二进制
加法
计数器
芯片
的
反馈清零法和反馈置数法实
答:
异步
二进制
减法计数器 四位二进制加法计数器 二进制转十进制 其他类似问题2016-04-20 应用4位同步二进制加法计数器74HVC161和其他
门电路
画图... 1 2015-09-14
74HC161
功能表如下,分别用反馈置数法和反馈清零法设计... 2013-05-27 怎样用反馈置数法使74161
构成九进制计数器
? 3 2015-05-07
用2
片...
大家正在搜
d触发器构成4位二进制计数器
d触发器构成二进制计数器的原则
构成模值为256的二进制计数器
74ls74二进制计数器
74ls74二进制加法计数器
4个D触发器组成10进制计数器
有8个触发器的二进制计数器
二十四进制计数器设计
D触发器3位二进制加法计数器
相关问题
74LS161和门电路构成九进制计数器,要求写出设计过程,并...
同步二进制计数器74LS161功能表如下表所示,试分析下图为...
分析所示集成计数器74ls161的功能表,增加合适的门电路设...
试用同步4位二进制计数器74LS161和尽少的门电路设计一个...
试用74HCT161设计一个计数器,其计数状态为自然二进制数...
下图74LS161几进制计数器,画出状态转换图
5、试用74LS161构成十进制计数器,要求画出线路图,并有...
用集成的同步十六进制计数器74161置数方式接成一个九进制加...