电子工程师面试题

麻烦大神解析一下

第1个回答  2017-07-28
7.①点处电压为+5V,Q3饱和,②点处电压为0.3V,U1的4个门控电平为低,缓冲门被使能,4个输出端电平分别为低、低、高、高,使Q5和Q9截止、Q4和Q6饱和,③、④处的电压分别为4.7V、0.3V。
8.L+端为0V时,Q2因发射结0偏而处于截止状态,A端出高电平;Q3因发射结正偏而处于饱和状态,B端出高电平。
L+端为+5V时,Z3不能被击穿,Q2仍因发射结0偏而处于截止状态,A端出高电平;Q3因发射结0偏而处于截止状态,B端出低电平。
L+端为+24V时,Z3被击穿,Q2因发射结正偏而处于饱和状态,A端出低电平;Q3因发射结0偏而处于截止状态,B端出低电平。本回答被提问者和网友采纳
相似回答