99问答网
所有问题
当前搜索:
逻辑门输入端接电阻
数字
逻辑
电路请问下列各门电路的输出是什么状态,答案是不是错了?求大 ...
答:
是的。第一个是或非门,其
逻辑
功能可概括为“有1出0,全0出1”。现在有一个输入通过10kΩ接地,相当于高电平1,所以输出应该是低电平0。第二个是与非门,逻辑功能为“有0出1,全1出0”。现在两个
输入端
都是1,所以输出端应该是低电平0。
逻辑门
电路的详细介绍
答:
工作稳定可靠且开关速度也大大高于NMOS和PMOS电路,故得到了广泛应用。MOS管主要参数1、开启电压VT·开启电压(又称阈值电压):使得源极S和漏极D之间开始形成导电沟道所需的栅极电压;·标准的N沟道MOS管,VT约为3~6V;·通过工艺上的改进,可以使MOS管的VT值降到2~3V。2、直流
输入电阻
RGS·即在...
对于或门、或非门电路不用的
输入端
都可以通过一个
电阻
接地,为什么...
答:
或门或非门
输入端
为0时是影响
输入逻辑
的,而通过一个
电阻
接地时,对电阻的大小是有要求的,接地时会有电流从电阻上通过,如果电阻上的电压高到为相对高电平时,会影响逻辑正确与否,所以直接说通过一个电阻接地而没有说明电阻大小时是错的。
门的
输入
引脚悬空还是接地好?
答:
根据门电路的相关
逻辑
关系,对其输出存在较大影响的输入引脚应尽可能连接到稳定的电平上,大致可分为以下几种情况:1、TTL门电路一般由晶体三极管电路构成。对于TTL电路多余输入端的处理,应采用以下方法:(1)TTL与门和与非门电路:将多余
输入端接
高电平,即通过限流
电阻
与电源相连接;根据TTL门电路的...
TTL门电路的
输入端
经一只50KΩ的
电阻
接地,电阻两端的电压是多少?谢谢...
答:
基本为0,用表是无法测出的。TTL门电路的偏置电流一般在1nA左右即当接地
电阻
在1M时,电压为1V左右。基本可以不用考虑
两个
逻辑门
电路都是CMOS电路设电源电压VDD=6V,求两个电路的输出电压各是...
答:
1 coms电路
输入
电流为0。也就是说,在不考虑速度的情况下,coms输入阻抗为无穷大。实际情况下输入电流一般小于0.1微安。0.1微安的电流在100K
电阻
上产生10mV电压不会引起电压翻转。2 coms电路输出阻抗大约为几百到几千Ω,如图:两个三输入与非门,其中一个输入接地,输出必将为高,在不接负载...
这题的Vcc究竟是
输入
信号还是供电电源啊,还有,那个5.1千欧的
电阻
有什...
答:
Vcc当然是信号
输入
了。5.1k是忽悠你的。看到有“行家”作答了,那我再补充一下吧。5.1K没有任何作用。首先你的
逻辑门
是异或XOR。Vcc一般是指TTL类型,结构如下:所以VCC
接电阻
接Q1的射极InputA,Q1不会导通(VBE=0)。有没有电阻无所谓。如果你的逻辑门是CMOS那就5.1K就更没用了,MOSFET的栅极...
ttl门电路允许串接的最大
输入电阻
值是多少 对cmos器件有无限制_百度...
答:
按照TTL手册,
输入
电流只有上限:不大于|-1.6|mA。因此串
电阻
不会影响高电平,会影响低电平,通常给定:接地小于680Ω,算低电平,大于10kΩ就是高电平(失效),至于电阻在这两者之间,是不确定的,手册也不保证,尽管实验证明串数kΩ电阻能够工作,但是并不可靠,而且TTL电路规格品种多、厂家多,不...
74LS系列
逻辑门
电路,在多级使用与门非门时,需不需要上拉或下拉
电阻
答:
不需要,直接
连接
各个
输入
、输出端即可。每个芯片,可以加上个104的去耦电容。
为什么
逻辑门
芯片引脚悬空时相当于
接入
高电平??
答:
2、OC门电路必须加上拉
电阻
,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低
输入
阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰...
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜